# Parallele Algorithmen mit OpenCL

Universität Osnabrück, Henning Wenke, 2013-05-29

# Kapitel

#### Parallelität

[1]: Parallel Programming (Rauber, Rünger, 2007)

[2]: Algorithms Sequential & Parallel A Unified Approach (Miller, Boxer, 2013)

## Parallelität: Grundbegriffe

#### Algorithmus

- Task: Parallel lösbares Teilproblem eines Algorithmus.
   Aufteilung nicht eindeutig
- Entspricht etwa Work-Item in OpenCL
- **Granularity**: Anzahl der Instruktionen je Task
- Potential Parallelism: Eigenschaft eines Algorithmus. Legt mögliche Arten der Aufteilung in Tasks fest
- Hardware
  - Thread: Sequenz von Operationen, die unabhängig abgearbeitet werden kann
  - Scheduling/Mapping: Zuordnung der Tasks zu Threads und letztendlich zu Hardware Ressourcen
  - In OpenCL nur indirekt beeinflussbar

### Beispiel (Hardware vereinfacht)

- Aufgabe: Skalarprodukt 16-dimensionaler Vektoren (= potential Parallelism)
- Hardware: 4 Threads
- Variante 1: Alle Komponenten Parallel: 16 Tasks
  - Erzeugt 4 Threads und verarbeitet erste 4 Tasks
  - Erzeugt 4 Threads und verarbeitet zweite 4 Tasks
  - Erzeugt 4 Threads und verarbeitet dritte 4 Tasks
  - Erzeugt 4 Threads und verarbeitet vierte 4 Tasks

| Thread     | 0 | 1 | 2 | 3 | 0 | 1 | 2 | 3 | 0 | 1 | 2  | 3  | 0  | 1  | 2  | 3  |
|------------|---|---|---|---|---|---|---|---|---|---|----|----|----|----|----|----|
| Komponente | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 |

- Variante 2: Je Thread 4 Komponenten sequentiell: 4 Tasks
  - Erzeugt 4 Threads und verarbeitet alle 4 Tasks
  - Hier: Weniger Threads zu verwalten
  - Oft andere Speicherzugriffsmuster möglich (Variante hier: konsekutiv)
  - Zwischenergebnisse weiterverwenden

| Thread     | 0 |   |   |   |   | - | 1 |   |   | 4 | 2  |    | 3  |    |    |    |
|------------|---|---|---|---|---|---|---|---|---|---|----|----|----|----|----|----|
| Komponente | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 |

#### Exkurs: Instruction Level Parallelism

Folge von Instruktionen kann Parallelität enthalten:

1. 
$$e \leftarrow a + b$$
  
2.  $f \leftarrow c + d$   
3.  $g \leftarrow e + f$ 

- > Hier: Anweisung 1 und 2 unabhängig. Parallel ausführbar
- Ziel: Identifiziere parallel ausführbare Instruktionen auch in sequentiell formulierten Algorithmen
- Statischer Ansatz: Identifikation & Parallelisierung zur Compile-Zeit durch Software
- Dynamischer Ansatz: Identifikation & Parallelisierung zur Laufzeit durch Hardware
  - Nachteil: Aufwändige Hardware nötig
  - Vorteil: Erreichbarer Parallelitätsgrad höher

#### Klassifikation nach Flynn

- Instruction-Stream: Sequenz von Instruktionen zur Ausführung durch Computer
- Data-Stream: Sequenz von Daten zur Verarbeitung durch Instruction-Stream
- Flynn [1966] unterscheidet vier Hardware Architekturmodelle:
  - Single-Instruction, Single-Data (SISD)
  - Multiple-Instruction, Single-Data (MISD)
     "(...) no commercial parallel computer of this type has ever been built" [1]
     "(...) is a model that doesn't make much sense" [2]
  - Single-Instruction, Multiple-Data (SIMD)
  - Multiple-Instruction, Multiple-Data (MIMD)

## Single-Instruction, Single-Data

- Eine Folge von Anweisungen
- Davon wird eine per Zyklus auf ein Element des Datenstreams angewandt
- Entspricht "von Neumann Modell"
- > Algorithmen:
  - Sequentielle Algorithmen
  - Veranstaltung "Info A: Algorithmen"
- > Hardware:
  - Intel: Prozessoren bis Pentium
  - Ab Intel Pentium MMX (1995) kein SISD mehr

#### Single-Instruction, Multiple-Data

Zyklus

- Genau eine Anweisung pro Zyklus ...
- ... auf unterschiedliche Datenelemente angewandt
- Parallel & synchron auf allen Prozessoren

```
For each (i | i \in \{0, 1\})
in parallel do
   // Read Elem
   private aL ← a[i]
   // Read Elem
   private bL ← b[i]
   // Execute computation
   private cL ← aL + bL
   // Write back Elem
   c[i] ← cL
end
```

Beispiel: Berechne c = a + b, mit a = (1,2) und b = (7,3) SIMD parallel



## Single-Instruction, Multiple-Data II

Sobald Algorithmus Bedingungen enthält, liegt kein SIMD vor:

- Aktuelle SIMD-Hardware kann einzelne Prozessoren dynamisch deaktivieren
- Alle Prozessoren nehmen einmal "if-Pfad", einmal "else-Pfad" und verwerfen "falsches" Ergebnis
- SIMD heute:
  - Viele alte Rastergrafik-Algorithmen (< Shader Model 3) & alte GPUs
  - GPUs: "Fine-grained SIMD": HD 7970: 64-wide, Nvidia: 32-wide
  - Aktuelle CPUs: SIMD Erweiterungen: SSE, ...

#### Multiple-Instruction, Multiple-Data

- Verschiedene Prozessoren führen unterschiedliche "Programme" parallel auf verschiedenen Daten aus
- Passiert asynchron
- Hardware Beispiele
  - Mehrkern CPU
  - Cluster
- Anwendung: Schreibprogramm läuft auf einem Kern, Virenscanner auf einem anderen
- > Zur Formulierung paralleler Algorithmen unhandlich

#### Ergänzung zu Flynn: SPMD

- Single program, multiple data
- Ein Programm wird parallel für alle Elemente eines Datenstreams ausgeführt
- Kann Bedingungen enthalten
- Wird asynchron ausgeführt
- Alle Threads haben gleiche Rechte
- > Explizite Synchronisation, mit Einschränkungen, möglich
- Spezialfall von MIMD
- Beispiele
  - OpenCL / Cuda Kernel
  - OpenGL / DirectX Shader
  - MPI
  - •

#### Fragen

- SPMD mit OpenCL möglich?
  - Klar: Ein Kernel & mehr als ein work-item
- MIMD mit OpenCL möglich?
  - Ja: Verschiedene Kernel gleichzeitig ausführen:
  - Unabhängige Queues
  - Out-Of-Order Queue
  - Unterstützt aber nicht jede (einzelne) Hardware
- SIMD mit OpenCL möglich?
  - Nein, da innerhalb eines Kernels globale Synchronisation unmöglich

#### Einige Arten der Parallelität

- Task-Parallelism
  - Entspricht MIMD
- Data-Parallelism: Überbegriff für Algorithmen der Kategorien:
  - SIMD
  - MIMD
  - SPMD
  - Im Fokus dieser Veranstaltung
- > Weitere, z.B.: Instruction Level Parallelism
  - Besprechen wir hier nicht weiter

#### Beispiel

Kopiere Elemente eines Datenstreams eine Position weiter

```
Data : a[], n + 1 Elemente, letztes frei
For each (i|i∈ {0, ...,n-1}) in parallel do

    // Read Elem
    private aLocal ← a[i];

    // Write back Elem
    a[i + 1] ← aLocal

end
```

- ➤ Modelle: SIMD ✓ MIMD ✓ SPMD ✓
- Funktioniert?
  - SIMD ✓ da implizit synchron
  - MIMD x
  - SPMD ×

# Kapitel

Synchronization

## Parallelität: Allgemeines

- Kann nötig sein, wenn Threads mit gemeinsamen Daten arbeiten
- Reihenfolge sicherstellen
  - Threads benötigen Daten, die durch andere Threads zuvor geschrieben werden müssen
  - Threads benötigen Daten, bevor sie durch andere Threads überschrieben werden
  - Unterscheidung: Verwendung Ergebnisse vorheriger Threads (Producer/Consumer) oder Kombination von Zwischenergebnissen
- Sequentielle Ausführung sicherstellen
  - Mehrere Threads verändern die gleichen Daten

### Bisherige Beispiele

```
kernel void vec_add(
  global int* a,
  global int* b,
  global int* c) {
    int i = get_global_id(0);
    c[i] = a[i] + b[i];
}
```

#### **Vektoraddition**

- Datenzugriff direkt von work-item Index abhängig
- Keine gemeinsame Datenverwendung
   Kein Konflikt
- Außerdem: Alle Daten entweder Read-Only oder Write-Only

$$\begin{pmatrix} c_{11} & c_{12} \\ c_{21} & c_{22} \end{pmatrix} = \begin{pmatrix} a_{11} & a_{12} \\ a_{21} & a_{22} \end{pmatrix} \cdot \begin{pmatrix} b_{11} & b_{12} \\ b_{21} & b_{22} \end{pmatrix}$$

#### Matrixmultiplikation: C = A \* B

- Viele work-items greifen, potentiell parallel, lesend auf gleiche Werte in A und B zu
- Alle Daten entweder Read-Only oder Write-Only
  - => Kein Konflikt

### Bisherige Beispiele: Nbody System

#### Neue Position eines Simulationsschritts abhängig von Positionen aller Körper

## Algorithmus: Reduction (Sum)

- Liefert aggregierten Wert, hier Summe, aller Elemente einer Elementfolge
- Speichert Ergebnis im ersten Element



#### Thread Execution Control

Barrier: Definiert Punkt im Code, an dem jeder Thread warten muss, bis alle Threads ihn erreicht haben



#### Barrier in OpenCL

- Innerhalb eines Threads in OpenCL nur Work-items einer Work-group synchronisierbar
- Work-groups zur Ausführung auf unabhängigen Compute Units gedacht
- > Synchronisation zur Erhaltung der Skalierbarkeit eingeschränkt
- Innerhalb eines Kernels wird Synchronisationspunkt gesetzt mit:

Achtung: Deadlock, wenn barrier() nicht für alle work-items erreichbar

#### Einschub: Work-Group

- Konsekutive work-items werden immer zu work-groups gleicher Größe zusammengefasst
- Maximale Größe Device-abhängig (Nvidia Fermi: 1024)
- > Liefert: clGetDeviceInfo für CL DEVICE MAX WORK GROUP SIZE
- > Kann durch Host explizit gesetzt werden mit:

## Einschub: Work-Group (2)

- Work-items erhalten einen innerhalb der work-group lokal eindeutigen Index
- Zugehörige built-in Funktionen:

#### Beispiel

```
clEnqueueNDRangeKernel(
  work_dim <- 1,
  global_work_size <- {12},
  local_work_size <- {3},
  ...
)</pre>
```

#### **Erzeugt:**

12 Work-items

Synchronisierbar jeweils:

Gruppiert zu work-groups aus je 3 work-items => 12/3 = 4 work-groups

|                             |   |   |   |   |   | _ |   |   |   |    | <u></u> |    |  |
|-----------------------------|---|---|---|---|---|---|---|---|---|----|---------|----|--|
| Work-item                   | A | В | C | D | E | F | G | Н |   | T. | K       | L  |  |
| <pre>get_global_id(0)</pre> | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9  | 10      | 11 |  |
| get_local_id(0)             | 0 | 1 | 2 | 0 | 1 | 2 | 0 | 1 | 2 | 0  | 1       | 2  |  |
| <pre>get_group_id(0)</pre>  |   | 0 |   |   | 1 |   |   | 2 |   | 3  |         |    |  |

#### Reduction mit Barrier im Kernel (naiv)

- Gegeben: vals, Folge n Werten, n sei zweier Potenz
- Dann kann Kernel reduction\_Sum die Summe berechnen
- Eigenschaften / Bedingungen:
  - Es darf nur eine(!) work-group geben=> local\_work\_size = global\_work\_size
  - Der Kernel wird genau einmal gestartet
  - Es gibt n work-items, davon  $\geq n/2$  untätig

```
kernel void reduction_Sum(global int* vals,
  const int log2n // Zweierlogarithmus d. Elementzahl
) {
  int id = get_local_id(0); // globalId identisch
  int stride = 1;
  for(int i = 0; i < log2n; i++) {
    if(id % (2 * stride) == 0)
      vals[id] = vals[id] + vals[id + stride];
   barrier(CLK_GLOBAL_MEM_FENCE);
   stride *= 2;
  }
}</pre>
```



### OpenCL Barrier Synchronization

- Device-Side Synchronization: Lokal
  - Innerhalb eines Work-Items werden Speicherzugriffe in der gegebenen Reihenfolge ausgeführt
  - Für Work-Items einer Work-Group sind Speicherzugriffe nur bei Barrier-Anweisungen konsistent
  - Für Work-Items verschiedener Work-Group sind Speicherkonsistenz nicht garantiert werden, bis der Kernel terminiert
- Host-Side Synchronization: Global
  - Zwischen vollständig ausgeführten Kerneln
  - Eine in-order Queue: Implizit
  - Mehrere Queues eines Context und/oder out-of-order Q: Events
  - Sonst: Manuell (clFinish)

## Synchronisation mehrerer Work-Groups

- Zwei Kernel mit je zwei work-groups a 4 work-items
- Ausgeführt in in-order-queue



#### Ausblick: Atomic Operations

- Führt folgende Sequenz von Operationen untrennbar aus:
  - Lade Wert
  - Modifiziere Wert
  - Schreibe Wert zurück
- Bis Abschluss der Atomic Operation werden Zugriffe anderer Threads auf diese Daten verzögert
- Kann Konflikte des Veränderns eines Werts durch mehrere Threads lösen
- Wichtig: Garantiert keine Reihenfolge
- Hinweis: Funktioniert in OpenCL global für ein Device